अमूर्त

VLSI Design of Low Power Fault Detection in SRAM using BIST

Tamilselvi M, Vedhanayagi P, Ramasamy K

Static Random Access Memory (SRAM) has become a key factor in new modern VLSI systems. Memories become more vulnerable to faults when the complexity of these memories increase as the technology shrinks. This detection of faults in SRAM has been a time consuming process. Hence transient current testing methods are used. This paper implements a transient current testing method to detect faults in Complementary MOSFET (CMOS) SRAM cells. By monitoring a transient current pulse during a write operation or a read operation, faults can be detected. In order to detect the fault, a Built in self-test (BIST) circuit is developed. Simulations are carried out on a 13T SRAM circuit, to detect the difference in waveform. To minimize the testing power in 13T SRAM were designed using transmission gates. It can be simulated using 0.25 μm CMOS process technology and also compared their simulation results with 6T SRAM cell. These qualities of the proposed design make it for high performance memory chips in the semiconductor industries

जर्नल हाइलाइट्स

अंकीय संकेत प्रक्रिया अतुल्यकालिक संकलन अधोचालकसंचालन अनुकूली संकेत संकेत अलग नेटवर्किंग आर्टिफ़िशियल क्लिनिक और इलेक्ट्रिकल में इलेक्ट्रिक ड्राइवर और उत्पाद इलेक्ट्रॉनिक सामग्री इलेक्ट्रॉनिक्स में आर्टिफिशियल ब्यूरो उपग्रह संचार एपीसैन निदान एवं संवेदन प्रणाली नियंत्रण सिद्धांत और सिद्धांत पावर इलेक्ट्रॉनिक कन्वर्टर्स का विश्लेषण बायो इलेक्ट्रॉनिक्स बिजली की गुणवत्ता और आपूर्ति की लागत के आर्थिक मूल्यांकन बेसिक इलेक्ट्रिकल इंजीनियरिंग भार एवं विद्युत पावर प्लांट की विद्युत एवं औषधि उपयोगिताएँ विद्युतचुंबकीय क्षणिक कार्यक्रम (ईएमआई) विद्युतीकरण

में अनुक्रमित

Academic Keys
ResearchBible
CiteFactor
Cosmos IF
RefSeek
Hamdard University
Scholarsteer
International Innovative Journal Impact Factor (IIJIF)
International Institute of Organised Research (I2OR)
Cosmos

और देखें