अमूर्त

Design and Implementation of High Speed 8-Bit Vedic Multiplier on FPGA

B.Madhu Latha, B. Nageswar Rao

An 8-bit Vedic multiplier is improved in terms of transmission delay when compare with the extra predictable multipliers. We have employed 8-bit barrel shifter which craves for only one clock cycle for ‘n’ amount of shifts in our projected design. The arrangement is implemented and checked using FPGA and ISE Simulator. The central part was implemented on Xilinx Spartan-6 family xc6s1x75T-3-fgg676 FPGA. The transmission delay contrast was excerpted from the synthesis report and static timing report too. The structural design might attain propagation delay of 6.781ns by means of barrel shifter in base selection module and multiplier.

जर्नल हाइलाइट्स

अंकीय संकेत प्रक्रिया अतुल्यकालिक संकलन अधोचालकसंचालन अनुकूली संकेत संकेत अलग नेटवर्किंग आर्टिफ़िशियल क्लिनिक और इलेक्ट्रिकल में इलेक्ट्रिक ड्राइवर और उत्पाद इलेक्ट्रॉनिक सामग्री इलेक्ट्रॉनिक्स में आर्टिफिशियल ब्यूरो उपग्रह संचार एपीसैन निदान एवं संवेदन प्रणाली नियंत्रण सिद्धांत और सिद्धांत पावर इलेक्ट्रॉनिक कन्वर्टर्स का विश्लेषण बायो इलेक्ट्रॉनिक्स बिजली की गुणवत्ता और आपूर्ति की लागत के आर्थिक मूल्यांकन बेसिक इलेक्ट्रिकल इंजीनियरिंग भार एवं विद्युत पावर प्लांट की विद्युत एवं औषधि उपयोगिताएँ विद्युतचुंबकीय क्षणिक कार्यक्रम (ईएमआई) विद्युतीकरण

में अनुक्रमित

Academic Keys
ResearchBible
CiteFactor
Cosmos IF
RefSeek
Hamdard University
Scholarsteer
International Innovative Journal Impact Factor (IIJIF)
International Institute of Organised Research (I2OR)
Cosmos

और देखें