अमूर्त

Design and Implementation of 8-Bit SAR ADC with Built-in-Self- Calibration and Digital-Trim Technique

B.Vidya,G.Gowrilakshmi,P.Sasikumar

The successive approximation register (SAR) topology is probably the one that has benefited most from CMOS technology evolution, and is now a strong competitor with other architectures as the pipeline, for medium-resolution medium speed ADCs, and the flash, for low-resolution high-speed ADCs. In this system, propose a SAR ADC with a very low-power background calibration technique that continuously nullifies the comparator offset and operates within the supply-voltage range of the ADC. This method allows the comparator to be implemented with small transistors, reducing the power consumption. Furthermore, being a continuous calibration procedure, it is automatically adapting to changes in process, voltage, and temperature (PVT).For operating with a supply voltage as low mV compare with existing methods, close to the transistors threshold voltage V , the ADC employs local voltage boosting for all the MOS switches. To avoid this TH solution to be a strong penalty to the available area/power budget, a voltage-booster (VB) with minimal complexity is employed.

जर्नल हाइलाइट्स

अंकीय संकेत प्रक्रिया अतुल्यकालिक संकलन अधोचालकसंचालन अनुकूली संकेत संकेत अलग नेटवर्किंग आर्टिफ़िशियल क्लिनिक और इलेक्ट्रिकल में इलेक्ट्रिक ड्राइवर और उत्पाद इलेक्ट्रॉनिक सामग्री इलेक्ट्रॉनिक्स में आर्टिफिशियल ब्यूरो उपग्रह संचार एपीसैन निदान एवं संवेदन प्रणाली नियंत्रण सिद्धांत और सिद्धांत पावर इलेक्ट्रॉनिक कन्वर्टर्स का विश्लेषण बायो इलेक्ट्रॉनिक्स बिजली की गुणवत्ता और आपूर्ति की लागत के आर्थिक मूल्यांकन बेसिक इलेक्ट्रिकल इंजीनियरिंग भार एवं विद्युत पावर प्लांट की विद्युत एवं औषधि उपयोगिताएँ विद्युतचुंबकीय क्षणिक कार्यक्रम (ईएमआई) विद्युतीकरण

में अनुक्रमित

Academic Keys
ResearchBible
CiteFactor
Cosmos IF
RefSeek
Hamdard University
Scholarsteer
International Innovative Journal Impact Factor (IIJIF)
International Institute of Organised Research (I2OR)
Cosmos

और देखें