अमूर्त

An Efficient VLSI Architecture for Primary Synchronization Signal Detector

Mathana.J.M, Ashvanth.R, Bhavanam Jagadish, Ashok Robert.J

In this paper, we present a novel design for the detection of primary synchronization signal in a Long Term Evolution (LTE) system based device at the expense of low cost and low power. This is facilitated by using a matched filter architecture which incorporates parallel processing. The approach of a 1-bit analog-to-digital converter (ADC) with down-sampling is compared with that of a 10-bit ADC without down-sampling under multi-path fading conditions defined in LTE standard for user equipment (UE) performance test. A high performance primary synchronization signal detection method is derived in this paper.

अस्वीकृति: इस सारांश का अनुवाद कृत्रिम बुद्धिमत्ता उपकरणों का उपयोग करके किया गया है और इसे अभी तक समीक्षा या सत्यापित नहीं किया गया है।

जर्नल हाइलाइट्स

अंकीय संकेत प्रक्रिया अतुल्यकालिक संकलन अधोचालकसंचालन अनुकूली संकेत संकेत अलग नेटवर्किंग आर्टिफ़िशियल क्लिनिक और इलेक्ट्रिकल में इलेक्ट्रिक ड्राइवर और उत्पाद इलेक्ट्रॉनिक सामग्री इलेक्ट्रॉनिक्स में आर्टिफिशियल ब्यूरो उपग्रह संचार एपीसैन निदान एवं संवेदन प्रणाली नियंत्रण सिद्धांत और सिद्धांत पावर इलेक्ट्रॉनिक कन्वर्टर्स का विश्लेषण बायो इलेक्ट्रॉनिक्स बिजली की गुणवत्ता और आपूर्ति की लागत के आर्थिक मूल्यांकन बेसिक इलेक्ट्रिकल इंजीनियरिंग भार एवं विद्युत पावर प्लांट की विद्युत एवं औषधि उपयोगिताएँ विद्युतचुंबकीय क्षणिक कार्यक्रम (ईएमआई) विद्युतीकरण

में अनुक्रमित

Academic Keys
ResearchBible
CiteFactor
Cosmos IF
RefSeek
Hamdard University
Scholarsteer
International Innovative Journal Impact Factor (IIJIF)
International Institute of Organised Research (I2OR)
Cosmos

और देखें